Процесори Intel Purley будуть наділені шестиканальним контролерами DDR4 і шиною Omni – Path


 
Компанія Intel готує до випуску процесори на мікроархітектурі Skylake . Представники нового покоління для платформи Xeon з’являться на ринку в 2017 році, стверджує джерело. Вони носять умовне найменування Purley .
Як стверджується, по продуктивності процесори Purley ( Xeon E5 і E7 ) перевершать своїх попередників на мікроархітектурі Nehalem з енергетичної ефективності, пропускної здатності пам’яті (у півтора рази) і зможуть похвалитися новими командами AVX -512 . Команди з цього розширення забезпечать подвоєння кількості операцій з плаваючою комою , що виконуються за один цикл синхронізації.
Процесори будуть оснащені шестиканальним контролерами DDR4 . Сумарна ширина шини складе 384 біт , а максимальна швидкість , яку підтримуватиме контролер , дорівнює DDR4-2666 . Крім того, в конфігурацію процесорів увійде нова шина Omni – Path з пропускною здатністю 100 Гбіт / с , вже знайома нам по анонсу 10- нанометрових процесорів Intel Xeon Phi . Для взаємодії між процесорами в багатопроцесорних системах використовуватиметься внутрішнє з’єднання UPI з продуктивністю 10,4 млрд транзакцій в секунду. Кожне процесорний гніздо буде розташовувати трьома каналами UPI , а всього в систему можна буде включити до восьми процесорів Purley . Для роботи з Purley буде призначений набір системної логіки під умовною назвою Lewisburg .
Purley стане основою 14- нанометрових процесорів , що включають до 28 фізичних ядер CPU . Враховуючи підтримку HyperThreading , це до 56 логічних CPU . Значення TDP , залежно від моделі , лежатиме в інтервалі від 45 до 165 Вт Процесори будуть мати новий роз’єм – Socket P.
Джерело: CDR Info
CDR Info

Оставить комментарий

Ваш email не будет опубликован. Обязательные поля отмечены *

Вы можете использовать это HTMLтеги и атрибуты: <a href="" title=""> <abbr title=""> <acronym title=""> <b> <blockquote cite=""> <cite> <code> <del datetime=""> <em> <i> <q cite=""> <strike> <strong>